Kaya Instruments bietet gebrauchsfertige CXP-IP-Cores für host- und geräteseitige FPGAs an.
Die Host-Side CXP-IP setzt eine PCIe-Karte und entweder einen Windows-PC oder Linux voraus, kann jedoch auch in einem beliebigen Format auf einem unterstützten FPGA implementiert werden, da dies ein Standard-IP-Core für Kaya CXP-Framegrabber ist.
Sowohl die Frame Grabber-CXP-IP als auch die Device-Side CXP-IP sind entweder als verschlüsselte NetList oder als Open Source verfügbar. Sie können die verschlüsselte NetList Kaya CXP-IP nicht ändern, während Sie die Open Source-IP von Kaya CXP anpassen, ändern, erweitern und auf andere Weise neu programmieren können und benutzerdefinierte Algorithmen eingebetten.
Die CoaXPress-Versionen 1 und 2 sind verfügbar, sodass Sie IP-Cores mit CXP-6-Gbit / s und CXP-12-Gbit / s implementieren können.
Gidel bietet das Proc Developer-Kit „ProcDev“ für eine schnelle und genaue FPGA-Programmierung an, aus dem das FPGA-Entwicklungskit „ProcVision“ für die IP-Core-Anpassung und Algorithmus-Verkörperung von Frame Grabber abgeleitet ist.
Dieses Kit enthält außerdem Debugging-Vorlagen, Imaging-Bibliotheken, GenICam-Unterstützung, einen Kamerasimulator und ein Signalverfolgungsprogramm, um eine umfassende Entwickler-Kit-Suite mit FPGA-Vision-Entwicklungstools zu erstellen.
Kaya CoaXPress FPGA Kerne für Host- und Geräteseite Kameras und Framegrabber, kompatibel mit Xilinx und Intel FPGAs, CoaXPress Standard rev 2.0 / 1.1 / 1.0 mit bis zu 12,5 Gbp / s Hochgeschwindigkeitsverbindung und bis zu 41,6 Mbp / s niedrige Verbindungs
Mehr…Gidel Echtzeit-JPEG-Komprimierung von Hochleistungssensor Bildströmen, IP für FPGA-basierte Framegrabber, Kompressionsleistung über 1 Giga-Komponenten / s, Farbe Subsampling kann in 4 codiert werden: 2: 2, 4: 4: 4 oder 4: 2 : 0 Formate, ultrakompakte IP
Mehr…